%0 Journal Article %A 薛一鸣 %A 陈鹞 %A 何宁宁 %A 胡彩娥 %A 王建平 %T 基于DFT滤波器组的低时延FPGA语音处理实现研究 %D 2018 %R 10.3969/j.issn.0372-2112.2018.03.027 %J 电子学报 %P 695-701 %V 46 %N 3 %X 提出了WOLA(Weighted Overlap-Add)并行结构的低时延DFT滤波器组的设计和FPGA实现方法.为降低系统总体时延,在综合考虑传递失真、混迭失真的基础上,将群时延引入系统目标函数,并采用非对称综合原型滤波器设计方法,提出迭代算法,实现了DFT滤波器组低时延优化设计.通过对DFT滤波器组中分析和综合功能的关键模块采用多路并行乘法、多级流水加法链设计,实现了并行的WOLA结构DFT滤波器组,降低FPGA实现的计算时延.整个设计在Xilinx公司的Zynq7020型号FPGA芯片上进行实现.PESQ测试表明,设计的DFT滤波器组能取得较好的语音质量.与串行WOLA结构的实现对比表明,在16kHz语音采样率下,并行的WOLA结构FPGA实现的总时延能降低1.192ms,其中群时延降低12%,计算时延降低29.2%. %U https://www.ejournal.org.cn/CN/10.3969/j.issn.0372-2112.2018.03.027