电子学报 ›› 2018, Vol. 46 ›› Issue (7): 1609-1616.DOI: 10.3969/j.issn.0372-2112.2018.07.010

• 学术论文 • 上一篇    下一篇

基于可编程硬件的有状态网络功能硬件加速架构

兰天翼, 郭云飞, 范宏伟, 兰巨龙   

  1. 国家数字交换系统工程技术研究中心, 河南郑州 450002
  • 收稿日期:2017-03-14 修回日期:2017-07-16 出版日期:2018-07-25 发布日期:2018-07-25
  • 作者简介:兰天翼,男,1993年1月生于甘肃兰州.现为国家数字交换系统工程技术研究中心硕士研究生.主要研究方向为新型网络体系结构.E-mail:tianyilan@foxmail.com;郭云飞,男,1963年10月生于河南郑州.现为国家数字交换系统工程技术研究中心副主任、教授、博士生导师.主要研究方向为宽带信息网络.E-mail:gyf@ndsc.com.cn;范宏伟,男,1994年3月生于河南许昌.现为国家数字交换系统工程技术研究中心硕士研究生.主要研究方向为新型网络体系结构.E-mail:fanhongwei151@qq.com;兰巨龙,男,1962年生于河北张北.现为国家数字交换系统工程技术研究中心总工程师、教授、博士生导师.主要研究方向为新一代信息网络关键理论与技术.E-mail:ndscljl@163.com
  • 基金资助:
    国家863高技术研究发展计划(No.2015AA016102);国家973重点基础研究发展计划(No.2013CB329104);国家自然科学基金创新研究群体科学基金(No.61521003)

Programmable Hardware-Based Stateful Network Functions Hardware Acceleration Architecture

LAN Tian-yi, GUO Yun-fei, FAN Hong-wei, LAN Ju-long   

  1. National Digital Switching System Engineering & Technology Research Center, Zhengzhou, Henan 450002, China
  • Received:2017-03-14 Revised:2017-07-16 Online:2018-07-25 Published:2018-07-25

摘要: 为了解决无状态加速器对有状态虚拟网络功能(Virtual Network Function,VNF)的加速效果较差的问题,该文提出了一种基于可编程硬件的有状态功能处理加速架构(Stateful Function Processing Acceleration Architecture,SFPA).SFPA通过为数据平面提供有状态处理单元(Staeful Processing Unit,SPU),将数据包处理任务卸载到数据平面上.此外,SFPA能够为多个VNF独立地分配加速资源,并采用资源分配优化算法降低硬件资源开销,提高了加速架构的灵活性.基于NetFPGA-10G平台的实验结果表明,SFPA架构下,VNF的吞吐量是采用DPDK加速时的2.9倍,是无状态硬件加速器的1.7倍;资源分配优化算法的优化率最高可达41.9%.

关键词: 网络功能虚拟化, 可编程硬件, 有状态处理, 硬件加速, 资源分配优化

Abstract: It's far less effective for the stateless accelerator to accelerate the stateful network function.In order to solve the problem,this paper presents a programmable hardware-based stateful network function acceleration architecture which is called Stateful Function Processing Acceleration (SFPA) architecture.Providing the Stateful Processing Unit (SPU) to the data plane,SFPA can offload the data processing task to the data plane.In addition,SFPA can allocate the acceleration resources to multiple VNFs independently,decrease hardware cost and improve the flexibility of the acceleration architecture with the resource allocation optimization algorithm.Results of the experiments which are based on the NetFPGA-10G platform show that the throughput of VNF is 2.9 times faster than that of DPDK,and 1.7 times faster than that of stateless hardware accelerator in the SFPA.The optimal rate of resource allocation optimization algorithm is up to 41.9%.

Key words: network function virtualization, programmable hardware, stateful processing, hardware acceleration, resource allocation optimization

中图分类号: