一种支持同时多线程的VLIW DSP架构

沈钲;孙义和

电子学报 ›› 2010, Vol. 38 ›› Issue (2) : 352-358.

PDF(2143 KB)
PDF(2143 KB)
电子学报 ›› 2010, Vol. 38 ›› Issue (2) : 352-358.
论文

一种支持同时多线程的VLIW DSP架构

  • 沈钲,孙义和
作者信息 +

Architecture Design of Simultaneous Multithreading VLIW DSP

  • SHEN Zheng, SUN Yi-he
Author information +
文章历史 +

摘要

本文提出了一种支持同时多线程的动态分发超长指令字(VLIW)数字信号处理器(DSP)架构。该DSP架构上可以同时运行多个线程,功能单元可以执行来自多个线程的指令,有效地提高DSP的指令吞吐率。为了使多个线程的指令更有效地调度分发到功能单元,该DSP架构还支持指令动态分发,由硬件分发单元而不是编译器来完成多线程指令的动态分配。实验结果表明,相比于单线程而言,本文提出的VLIW DSP架构可以提高功能单元利用率,隐藏存储器访问时延,使处理器的指令吞吐率平均提高约26.89%。

关键词

同时多线程 / 超长指令字 / 数字信号处理器

Key words

simultaneous multithreading / VLIW architecture / digital signal processor

引用本文

导出引用
沈钲;孙义和. 一种支持同时多线程的VLIW DSP架构[J]. 电子学报, 2010, 38(2): 352-358.
SHEN Zheng;SUN Yi-he. Architecture Design of Simultaneous Multithreading VLIW DSP[J]. Acta Electronica Sinica, 2010, 38(2): 352-358.
中图分类号: P302.1   
PDF(2143 KB)

2620

Accesses

0

Citation

Detail

段落导航
相关文章

/