高性能并行全冗余十进制乘法器的设计

张柳, 崔晓平, 董文雯

电子学报 ›› 2018, Vol. 46 ›› Issue (6) : 1519-1523.

PDF(831 KB)
PDF(831 KB)
电子学报 ›› 2018, Vol. 46 ›› Issue (6) : 1519-1523. DOI: 10.3969/j.issn.0372-2112.2018.06.036
科研通信

高性能并行全冗余十进制乘法器的设计

    {{javascript:window.custom_author_cn_index=0;}}
  • {{article.zuoZhe_CN}}
作者信息 +

High-Performance Parallel Fully Redundant Decimal Multiplier

    {{javascript:window.custom_author_en_index=0;}}
  • {{article.zuoZhe_EN}}
Author information +
文章历史 +

本文亮点

{{article.keyPoints_cn}}

HeighLight

{{article.keyPoints_en}}

摘要

{{article.zhaiyao_cn}}

Abstract

{{article.zhaiyao_en}}

关键词

Key words

本文二维码

引用本文

导出引用
{{article.zuoZheCn_L}}. {{article.title_cn}}[J]. {{journal.qiKanMingCheng_CN}}, 2018, 46(6): 1519-1523. https://doi.org/10.3969/j.issn.0372-2112.2018.06.036
{{article.zuoZheEn_L}}. {{article.title_en}}[J]. Acta Electronica Sinica, 2018, 46(6): 1519-1523. https://doi.org/10.3969/j.issn.0372-2112.2018.06.036
中图分类号:

参考文献

参考文献

{{article.reference}}

基金

版权

{{article.copyrightStatement_cn}}
{{article.copyrightLicense_cn}}
PDF(831 KB)

Accesses

Citation

Detail

段落导航
相关文章

/